Notebookcheck Logo

A atualização das especificações RISC-V traz melhor aprendizado da máquina, virtualização e instruções de criptografia

O RISC-V visa uma maior adoção (Fonte de imagem: RISC-V International)
O RISC-V visa uma maior adoção (Fonte de imagem: RISC-V International)
O RISC-V Internacional está pressionando para uma maior adoção com a introdução de 15 novas especificações para o RISC-V ISA. Os mais destacados são as especificações Vector que expandem o suporte para aprendizado de IA / máquina, as especificações de Criptografia Escalar que facilitam a adição de recursos de segurança melhorados mesmo nos menores dispositivos IoT, e as especificações Hypervisor que adicionam compatibilidade com outros sistemas operacionais para ambientes de data center e permitem uma maior proteção contra malware.

RISC-V International, a organização por trás da padronização da arquitetura RISC-V, anunciou ontem a ratificação de 15 novas especificações, das quais as mais importantes são Vetor, Criptografia Escalar e Hipervisor. Estas novas especificações têm como objetivo acelerar a adoção do RISC-V ISA e fornecer características melhoradas para indústrias emergentes, tais como IA / aprendizagem de máquinas, IoTconectado / automóveis autônomos e aeronaves, centros de dados e mais além.

As especificações Vector representam um conjunto de pouco mais de 100 instruções que podem ajudar a acelerar a inferência ML para visão de áudio, processamento de voz e outras aplicações de IA relacionadas implementadas com os computadores de bordo em veículos autônomos.

Com a introdução das especificações da Criptografia Escalar, a adição de algoritmos criptográficos de hash e cifras de bloco às aplicações é agora uma ordem de magnitude mais rápida do que o uso de instruções padrão. Isto deve ajudar os desenvolvedores de aplicativos a implementar funções avançadas de criptografia a baixo custo por padrão, mesmo na menores dispositivos IoT.

Melhoria da compatibilidade com oS populares e aumentou malware a proteção também é fornecida através das especificações do Hypervisor. Os processadores RISC-V podem agora hospedar eficientemente hipervisores tipo 1 (bare-metal) e tipo 2 (hospedados), impulsionando efetivamente uma maior adoção da arquitetura RISC-V nas nuvens e aplicações embutidas onde a virtualização é crítica, tais como centros de dados, aplicações automotivas e aplicações de controle industrial.

 

Comprar o MCU Sipeed Maixduino com módulo ESP32 para RISC-V AI + IoT na Amazônia

Please share our article, every link counts!
> Análises e revisões de portáteis e celulares > Arquivo de notícias 2021 12 > A atualização das especificações RISC-V traz melhor aprendizado da máquina, virtualização e instruções de criptografia
Bogdan Solca, 2021-12- 4 (Update: 2021-12- 4)